เนื้อหาวันที่ : 2007-03-12 11:00:05 จำนวนผู้เข้าชมแล้ว : 1620 views

อาราซาน ชิป ซิสเต็มส์ เปิดตัว MIPI IP Cores ชุดแรกของอุตสาหกรรม

บริษัท อาราซาน ชิป ซิสเต็มส์ เผยผลิตภัณฑ์ใหม่นี้ว่า สามารถลดต้นทุนการพัฒนาโดยใช้ Mobile Interconnect IP ที่นำกลับมาใช้ใหม่ได้ สนับสนุนมาตรฐานใหม่อย่างดีเยี่ยม

บริษัท อาราซาน ชิป ซิสเต็มส์ ผู้ให้บริการชั้นนำด้านเซมิคอนดักเตอร์ การออกแบบ และไอพีคอร์ที่นำกลับมาใช้ใหม่ได้ (reusable Intellectual Property (IP) cores) ประกาศการวางจำหน่ายไอพีคอร์ ซึ่งจะสนับสนุนมาตรฐานใหม่ MIPI(TM) (Mobile Industry Processor Interface) โดยผลิตภัณฑ์ใหม่ที่วางจำหน่ายนี้รวมถึง Display Serial Interface (DSI) IP Core, Camera Serial Interface (CSI-2) IP Core และ D-PHY IP Core นอกจากนี้ ยังมีการวางจำหน่าย SLIMbus(TM) IP Core (Serial Low-power Inter-chip Media bus) เพื่อสนับสนุนร่างคุณสมบัติเฉพาะเบื้องต้น นอกเหนือจากฮาร์ดแวร์ ไอพีแล้ว อาราซานยังนำเสนอซอฟท์แวร์ ไดรฟ์เวอร์ และสแตค สำหรับอินเทอร์เฟซ โปรโตคอล รวมทั้งยังนำเสนอชุด Verification IP ซึ่งรวมถึงแบบจำลอง bus-functional และการทดสอบซึ่งสามารถใช้เพื่อสนับสนุนการปฏิบัติการของไอพีในหน่วยทดสอบและระบบต่าง ๆ โดยแต่ละระบบทดสอบจะมีชุดการทดสอบที่ออกแบบมาเพื่อใช้องค์ประกอบต่าง ๆ ของโปรโตคอล

.

ผลิตภัณฑ์ทั้งหมดได้รับการรับรองและมีการสาธิตที่ประสบความสำเร็จในที่ประชุม MIPI ในกรุงโซล ประเทศเกาหลีใต้ เมื่อเดือนพ.ย. 2549 นอกจากนี้ อาราซานได้ออกใบอนุญาต MIPI IP และกำลังร่วมงานอย่างใกล้ชิดกับบริษัทเซมิคอนดักเตอร์รายใหญ่ที่สุดของโลก รวมถึงสมาชิกก่อตั้งของกลุ่ม MIPI Alliance ซึ่งเป็นเจ้าของผลิตภัณฑ์ต่างๆรวมถึงแอพพลิเคชัน โพรเซสเซอร์สำหรับอุปกรณ์เคลื่อนที่ซึ่งใช้พลังงานต่ำและ peripheral chips ในระบบไร้สาย, แสดงภาพและถ่ายภาพ

.

อาราซาน ชิป ซิสเต็มส์ ได้ให้การสนับสนุนองค์กร MIPI อย่างดีเยี่ยมนับตั้งแต่ปี 2547 นายเควิน วอลช์ รองประธานฝ่ายการตลาดของ อาราซาน ชิป ซิสเต็มส์ กล่าว เราจะยังคงร่วมงานกับลูกค้าชั้นนำของเราเพื่อช่วยพวกเขาในการวางมาตรฐานให้กับวงจรรวม (IC) เหล่านี้ได้อย่างประสบความสำเร็จ เราจะนำเสนอไอพีและความเชี่ยวชาญนี้ให้กับบริษัทสมาชิกรายอื่นๆของ MIPI ซึ่งต้องการที่จะเริ่มรวมมาตรฐานไอพีเข้าสู่ผลิตภัณฑ์

.

Layer 2 Digital IP ที่รวมเป็นรูปแบบ RTL แบบ synthesizable นั้น มีอินเตอร์เฟซต่อ systems buses ทั่วไป อาทิ AMBA AHB bus ของ ARM ขณะที่ Layer 1 Mixed-signal IP เป็น foundry dependent และถูกส่งเป็นข้อมูลแบบ GDSII โดยอินเตอร์เฟซจะได้รับการพัฒนาตามความต้องการภายใต้สัญญาพิเศษ ซอฟท์แวร์ ไดรฟ์เวอร์ได้ถูกสร้างขึ้นด้วย host/device adaptation layer ทั่วไปและแอพพลิเคชัน อินเตอร์เฟซ เลเยอร์ (application interface layer) สำหรับการประยุกต์ใช้และการ porting ให้กับระบบที่เฉพาะเจาะจงสำหรับลูกค้า ขณะที่ Verification IP นำเสนอใน source form และได้รับการออกแบบเพื่อที่จะนำเสนอคุณสมบัติเฉพาะที่ครอบคลุมโดยใช้ชุดการทดสอบที่หลากหลาย ผลิตภัณฑ์ MIPI จะเป็นไปตามแนวทางโซลูชั่นเทคโนโลยีรวม (Total Technology Solution) ของอาราซาน

.

อาราซานเป็นผู้ให้บริการชั้นนำในด้านไอพีคอร์สำหรับตลาดเคลื่อนที่ซึ่งใช้พลังงานต่ำ การเปิดตัว MIPI IP Cores รายแรกของอุตสาหกรรมยังคงเป็นความมุ่งมั่นของเราต่อตลาดที่สำคัญนี้ เป้าหมายของเราก็คือการนำเสนอไอพีที่ตอบสนองความต้องการของตลาดในระดับคุณภาพและบริการที่พวกเขาได้รับมาตลอดกับอาราซาน ขณะที่อาราซานเป็นเจ้าแรกที่เปิดตัว SDIO, MMC4.0 และ CE-ATA สำหรับตลาดเคลื่อนที่นั้น ลูกค้าของเราจะเป็นหนึ่งในรายแรกๆที่จะรวม MIPI IP เข้ากับผลิตภัณฑ์ขั้นสุดท้าย